打开APP
userphoto
未登录

开通VIP,畅享免费电子书等14项超值服

开通VIP
带状线阻抗计算
2、LVDS信号在PCB上要求  1)只要有LVDS信号板最少都要有四层。LVDS信号布在与地平面相邻布线层。例如,对于四层板而言,通常可以按以下进行层排布;LVDS信号层、地层、电源层、其他信号层。  2)对于LVDS信号,必须进行阻抗控制(通常将差分阻抗控制在100欧姆)。对于不能控制阻抗PCB布线必须小于500MIL。这样情况主要表现在连接器上,所以在布局时要注意将LVDS器件放在靠近连接器处,让信号从器件出来后就经过连接器到达另一单板。同样,让接收端也靠近连接器,这样就可以保证板上噪声不会或很少耦合到差分线上。  3)对LVDS信号和其它信号比如TTL信号,最好使用不同走线层,如果因为设计限制必须使用同一层走线,LVDS和TTL距离应该足够远,至少应该大于3~5倍差分线间距。  4)对收发器电源和地进行滤波处理,滤波电容位置应该尽量靠近电源和地管脚,滤波电容值可以参照器件手册。  5)对电源和地管脚与参考平面连接应该使用短和粗连线连接。同时使用多点连接。  6)保证信号回流路径最短,同时没有相互间干扰。  7)对走线方式选择没有限制,微带线和带状线均可,但是必须注意有良好参考平面。对不同差分线之间间距要求间隔不能太小,至少应该大于3~5倍差分线间距。  8)对于点到点拓扑,走线阻抗通常控制在100欧,但匹配电阻可以根据实际情况进行调整。电阻精度最好是1%-2%。因为根据经验,10%阻抗不匹配就会产生5%反射。  9)对接收端匹配电阻到接收管脚距离要尽量靠近,一般应小于7mm,最大不能超过12mm。  由此可见:在PCB设计上,我们主要关心是阻抗控制和线长。阻抗计算可以通过相关阻抗计算软件算出。在某些大型PCB设计工具中也内嵌了阻抗计算模块(如CADENCEALLEGRO)。  保持差分线等长也是设计重点,特别是经过连接器LVDS信号,我们不仅要考虑互联单板线长,更要关心连接器信号排布对线长影响。SKEW是和线长成比例。
本站仅提供存储服务,所有内容均由用户发布,如发现有害或侵权内容,请点击举报
打开APP,阅读全文并永久保存 查看更多类似文章
猜你喜欢
类似文章
【热】打开小程序,算一算2024你的财运
PCB设计中的高频电路布线技巧
LVDS信号在PCB上的设计要点
LVDS在通信系统背板设计中的应用
Altera的 LVDS 系统电路板设计指南 | 吴川斌的博客
以太网接口硬件电路如何在PCB上实现?
关于EMC (第三部分)
更多类似文章 >>
生活服务
热点新闻
分享 收藏 导长图 关注 下载文章
绑定账号成功
后续可登录账号畅享VIP特权!
如果VIP功能使用有故障,
可点击这里联系客服!

联系客服