打开APP
userphoto
未登录

开通VIP,畅享免费电子书等14项超值服

开通VIP
cd4013中文资料汇总(引脚图及功能

cd4013中文资料汇总(引脚图及功能_工作原理及方式_功能结构_参数_应用电路详解)

来源:整理 作者:2017年12月01日 09:22
0
分享
订阅

  CD4013是CMOS双D触发器,内部集成了两个性能相同,引脚独立(电源共用)的D触发器,采用14引脚双列直插塑料封装,是目前设计开发电子电路的一种常用器件,它的使用相当灵活方便且易掌握,受到许多电子爱好者的喜爱。

  CD4013引脚图及引脚功能


CD4013引脚图

  1Q:逻辑正输出

  1Q:逻辑负输出

  1CP:时钟输入(低到高时钟触发沿有效)

  1CD:异步复位输入(高电平有效)

  1D:数据输入

  1SD:异步置位输入(高电平有效)

  VSS:系统地(0V)

  2SD:异步置位输入(高电平有效)

  2D:数据输入

  2CD:异步复位输入(高电平有效)

  2CP:时钟输入(低到高时钟触发沿有效)

  2Q:逻辑负输出

  2Q:逻辑正输出

  VDD:系统电源

  CD4013功能和结构

  CD4013内部电路图

  CD4013是一双D触发器,由两个相同的、相互独立的数据型触发器构成。每个触发器有独立的数据、置位、复位、时钟输入和Q及Q输出,此器件可用作移位寄存器,且通过将Q输出连接到数据输入,可用作计算器和触发器。在时钟上升沿触发时,加在D输入端的逻辑电平传送到Q输出端。置位和复位与时钟无关,而分别由置位或复位线上的高电平完成。

  真值表

  CD4013工作原理

  逻辑电路图

  设电路初始状态均在复位状态,Q1、Q2端均为低电平。当fi信号输入时,由于输入端异或门的作用(附表是异或门逻辑功能表),其输出还受到触发器IC2的Q2端的反馈控制(非门F2是增加的一级延迟门,A点波形与Q2相同)。在第1个fi时钟脉冲的上升沿作用下,触发器IC1、IC2均翻转。由于Q2端的反馈作用使得异或门输出一个很窄的正脉冲,宽度由两级D触发器和反相门的延时决定。当第1个fi脉冲下跳时,异或门输出又立即上跳,使IC1触发器再次翻转,而IC2触发器状态不变。这样在第1个输入时钟的半个周期内促使IC1触发器的时钟脉冲端CL1有一个完整周期的输入,但在以后的一个输入时钟的作用下,由于IC2触发器的Q2端为高电平,IC1触发器的时钟输入跟随fi信号(反相或同相)。本来IC1触发器输入两个完整的输入脉冲便可输出一个完整周期的脉冲,现在由于异或门及IC2触发器Q2端的反馈控制作用,在第1个fi脉冲的作用下得到一个周期的脉冲输出,所以实现了每输入一个半时钟脉冲,在IC1触发器的Q1端取得一个完整周期的输出。

阅读全文

本文导航

关注电子发烧友微信

有趣有料的资讯及技术干货

下载发烧友APP

打造属于您的人脉电子圈

关注发烧友课堂

锁定最新课程活动及技术直播

声明:电子发烧友网转载作品均尽可能注明出处,该作品所有人的一切权利均不因本站而转移。
作者如不同意转载,既请通知本站予以删除或改正。转载的作品可能在标题或内容上或许有所改动。

已收藏4人收藏
分享:
2
本站仅提供存储服务,所有内容均由用户发布,如发现有害或侵权内容,请点击举报
打开APP,阅读全文并永久保存 查看更多类似文章
猜你喜欢
类似文章
【热】打开小程序,算一算2024你的财运
将无源器件连接到逻辑门
【学术论文】多时钟系统下跨时钟域同步电路的设计
RS触发器
锁存器(Latch)和触发器(Flip-flop)
《电子工艺基础与实训》PPT课件
用触发和同步数字化仪来采集正确的数据
更多类似文章 >>
生活服务
热点新闻
分享 收藏 导长图 关注 下载文章
绑定账号成功
后续可登录账号畅享VIP特权!
如果VIP功能使用有故障,
可点击这里联系客服!

联系客服